时钟偏差(Clock Skew)
对于T:如果对于①处采样的一个输入IN,第二个时钟周期在④处采样,一定程度改善了电路 对于Thold:对于①处采样的一个输入IN,第二个时钟周期在④处采样,如果3处的采样在④就输出了,那么就会得到错误的结果,④处本应该得到①处的数据
对于另一种情况: 对于T有负面的影响,但是对于Thold没有影响,因为④已经到来
对于以上两个情况,选择 <0 的情况更好,因为当Thold为0的时候,竞争就可以被消除,选择如下布线方式: 但一般是两个方向上的时钟
时钟抖动(Clock Jitter)
某一个定点上时钟周期发生短暂的变化 绝对抖动 tjitter:某一个给定位置,一个时钟边沿相对于理想的周期性参考时钟边沿在最坏情况下的变化(绝对值),最坏情况下,周期至周期的抖动为绝对抖动的两倍